所在位置:公司首页 → 最新动态 → 明细
 
32位MCU产值已超8位,ARM完胜
发布时间:2010-11-22 19:01:24 | 查看次数:0 次 | 来源:互联网
当MCU市场的老大飞思卡尔也推出基于ARM Cortext M4的微控制器,当最顽固的采用自己专有协议的日本MCU厂商也开始全面进入基于ARM Cortext M3内核的MCU架构时,ARM已完全可以骄傲地说他们在MCU市场取得完胜。

日前由创意时代举办的伴随深圳高交会的一场“MCU技术创新与嵌入式应用大会”可以说是ARM展示其完胜的最好例证。恩智浦半导体、意法半导体、飞思卡尔、新唐、富士通、德州仪器以及Atmel等MCU市场的大腕们全来捧场,并从不同的切入角度纷纷表示对ARM Cortext M支持,从M0至M4,各厂商的切入点也不一样。

“我们认为未来MCU市场的分类要重新改写。”恩智浦半导体大中华区市场总监金宇杰在会上表示,“未来,MCU产品将不再按8位、16位和32位来分,而是会按照M0核,M3核以及M4核等ARM内核的种类来分。”他的话虽然有些激进,让现在很多还在专注于8位产品的厂商听着不是很舒服,但是也不是完全没有道理。他表示,恩智浦基于M0的LPC1100售价已可低于0.65美元,“32位的MCU已进入亚美元(低于1美元)时代,传统的8051MCU的价格优势正在丧失。此外,由于M0结构的MCU比8051需要的代码少,可进一步减小Flash的成本。而最重要的是,基于M0的MCU比8051的性能大幅提升,由8位提升到32位,而功耗更低,比如我们的LPC1100可达150uA/Mhz,明年的LPC1100L还可以降至130uA/Mhz。所以,未来M0的产品替代传统的8051或其它专用架构是大势所趋。”金宇杰表示。

无疑,NXP是所有MCU厂商中对ARM的新一代Cortext M架构最给力的一个,此次会上金宇杰表示为领先同类型的竞争对手,NXP不仅要在外围上形成差异,而且还会在明年推出集成高端M4和低端M0的非对称双M核MCU——LCP4000系列,并加入对SPI Flash接口的支持,让用户的成本进一步降低。“双M核的意义在于可以完全释放M4的计算空间全力用作信号处理,而M0则用于完成接口电路等工作,这种全新的架构将给工程师带来相当的灵活性面对一系列挑战,比如说在高端MCU中可灵活地对多任务分配。”他解释。高端的M4系列在电机控制、高清音频处理、数字电源以及汽车应用中都将有巨大的前景。金宇杰还特别强调,不论是低端的M0系列,还是高端的M4系列,NXP的所有基于Cortext M的微控制器pin to pin兼容,可以做到让用户无缝升级。

[关闭本页]
Copyright  2010 ALL rights reseved 沪ICP备10213807

友情链接: